بزرگ فکر کنید، بهینه احرا کنید. http://taksuntech.ir طراحی سیستمی آنالوگ، دیجیتال، ZYNQ SoC، FPGA و پردازش ارتباط با ادمین: @Taksun_Tech
پایپلاین بهینه متناسب با چیپ
اگر یک سخت افزار برای یک چیپ بهینه کنیم آیا ممکنه روی یک چیپ دیگه کار کنه؟
Taksuntech.ir
@taksuntec
کتاب طراحی و وریفیکیشن مدار واسط UART
در این کتاب طراحی ها به زبان سیستم وریلاگ و شبیه سازی های مربوط به آن آمده است
https://www.linkedin.com/posts/raghavendrareddychapati_uart-protocol-desing-and-verificaton-all-activity-7278105937612042240-4WzP?utm_source=share&utm_medium=member_desktop
@Taksuntec
ثبت نام ورکشاپ آنلاین و رایگان به ارزش 990 $ از AMD با موضوع مدارهای واسط حافظه :
This week’s online workshop - Designing with the Versal Adaptive SoC: Memory Interfaces
📅December 19-20
⏰Available worldwide
In partnership with Core-Vision B.V. and Technically Speaking, Doulos is delighted to invite you to attend this AMD sponsored workshop (worth $990) for FREE!
Presented in 2 half-day sessions by an AMD Authorized Training Instructor, with live Q&A, this workshop provides a system-level understanding of AMD Versal™ adaptive SoC memory interfaces.
Workshop overview:
✅ You will learn about: Memory controller architecture, IP generation, simulation, and implementation are covered as well as additional info on PCB design issues.
✅ Topics include: DDRMC building blocks, ports and attributes, design through to implementation using the hardened memory controller, DDR4 & LPDDR4 debugging, performance tuning and board design requirements.
✅ It is live and interactive: The workshop is designed to maximize individual engagement and learning. You are encouraged to informally ask pertinent questions throughout, to actively participate in the learning process.
✅ Attending is easy! The workshop has been created to be accessible by a wide audience with standard technology requirements.
https://www.doulos.com/events/workshops/designing-with-the-versal-adaptive-soc-memory-interfaces/
@Taksuntec
مدت زمانی است که هوش مصنوعی حتی به دنیای میکروکنترلر ها وارد شده است
میکرو کنترلر های STM32 مجهز به NPU شده اند هرچند قدرت پردازشی بالایی ندارند اما نشاندهنده افق جدیدی در این عرصه است.
@taksuntec
STM32N6: Our very own NPU in the most powerful STM32 to inaugurate a new era of computing https://blog.st.com/stm32n6/
پلی لیست یوتیوبی با موضوع آموزش کاربا FPGA در Labview :
این پلی لیست حاوی 117 قسمت ویدیوی کوتاه آموزشی است.
https://www.youtube.com/playlist?list=PLlyuaEOcXX2ssLElfLCaFE_Hx8FWbv-Pz
@Taksuntec
متاسفانه تمام وقت های آموزشی پاییز توسط شرکت ها رزرو شده و نتونستیم کلاس عمومی داشته باشیم.
اما سعی میکنیم با ارئه گزارش هایی از پروژه های تحقیقاتی و وبینار جبران کنیم.
@taksuntec
کامل ترین ویدیوی ممکن درباره ی آموزش اعداد شناور و IEEE754 و پیش آموزشی برای پیاده سازی آن ها در سخت افزارهای مختلف :
همراه با مثال های متعدد و خطاهایی که در دقت اعداد پیش می آید و...
https://www.youtube.com/watch?v=wElApzBcOFk
@Taksuntec
آموزش ویدیویی پیاده سازی یادگیری عمیق در FPGA با عنوان Deep Learning with Zynq Ultrascale+ MPSoCs
0:00 - Introduction
4:55 - Deep Learning Unit integration in Vivado Block Design
12:25 - Linux Deployment for Vitis AI library
16:40 - Vitis AI examples on Zynq Ultrascale+ 2CG device
20:12 - Application for object classification with ResNet50
32:57 - Application for object detection with YOLOv3
42:55 - Application for object detection with YOLOv3 and USB camera
https://www.youtube.com/watch?v=ecNTvXYKAuk
@Taksuntec
ثبت نام وبینار آموزشی رایگان پورت کردن طراحی های مبتنی بر متلب و Simulink به FPGA با استفاده از ابزار مختلف مانند Model Composer و HDL Coder و ...
تاریخ برگزاری وبینار 29 اکتبر می باشد.
Elevate your FPGA & SoC design skills with MATLAB & Simulink!
Are you wondering what this is all about?
Join expert Adam Taylor of Adiuvo Engineering, Tom Richter and Stephan van Beek of MathWorks on Oct 29th, to master Model-Based Design and optimize your development process for FPGA and SoC.
Register now! FPGA SoC
https://spr.ly/6049otBOf
@Taksuntec
آموزش ساخت لینوکس برای KD240 با استفاده از Buildroot :
Building Linux with Buildroot for KD240 Kit :
Unlike Petalinux, Buildroot offers a more streamlined approach with fewer commands and impressive flexibility. It's a powerful alternative for those developing on AMD's Zynq SoCs.
In this article I guide you through the whole process of compiling a Linux distribution for the KD240 using Builroot, from downloading Buildroot to compiling, configuring Ethernet, and enabling SSH.
Buildroot is another way of building Linux for AMD devices, it needs fewer commands than Petalinux to build a basic distribution however, what makes me try it is that Mathworks has an official Linux distribution for Zynq devices that allows them to be connected to Simulink through the PS, and it is based on Buildroot,
https://www.controlpaths.com/2024/09/14/building-buildroot-kd240/
@Taksuntec
ثبت نام ورکشاپ رایگان و مجازی در رابطه با هسته های نرم :
Dear RISC-V FPGA soft processor / SoC friends,
Please join us on Nov 7 and 8, between 8am-12pm PDT, to attend the First Annual Soft RISC-V Systems Workshop (SRvS). The workshop is completely online and FREE to attend by Zoom, but you must register in advance.
We have arranged for keynote presentations from all 6 major soft RISC-V platforms: Achronix+Bluespec, AMD MicroBlazeV, Efinix+VexRiscV, Intel NIOS V, Lattice Semiconductor's RX, and Microsemi's Mi-V.
Now that the open instruction set architecture of RISC-V has been adopted by all major FPGA vendors, users and vendors might begin to align their goals for CPUs, SoC systems design, and software tooling. Soft CPUs and soft SoC systems offer the most flexibility for customization, but they can also provide so much diversity that tooling becomes more difficult. Establishing common tooling, standards, interfaces, and policies helps to provide consistency needed by users for designing and supporting their soft RISC-V systems.
The workshop will be a technically focused, inclusive celebration of the world of RISC-V FPGA Soft Processor Systems, and the great diversity of designs, designers, and applications. Whether you use FPGA RISC-V systems in industry, research, education, or as a hobby, whether closed or open source, whether CPU cores, SoCs, gadgets,
software, or application, whether this is your tenth system or your first, we want to hear your story. Presentations may be traditional, or they may include a live or prerecorded demo.
WEBSITE:
https://sites.google.com/view/srvs-workshop
FREE REGISTRATION:
https://community.riscv.org/e/m94ufu
یکی از بستر های ارتباطی مهم در دنیای دیجیتال الکترونیک و کامپیوتر، شبکه است که در این سری از ویدیو ها به بررسی پیاده سازی شبکه از منظر FPGA میپردازیم.
#ethernet
@taksuntec
آموزش ویدیویی کار با Ethernet در FPGA :
https://www.youtube.com/watch?v=78tkdc6Lq_8
@Taksuntec
مقایسه محاسبات integer و fixed point برای در پردازنده های AI
مطالب فوق بخشی از مباحث دوره HLS و محاسبات Fixed Point است
@Taksuntec
Taksuntech.ir
آموزش ویدیویی پیاده سازی فیلترهای IIR بر روی FPGA در سه پارت :
https://www.youtube.com/watch?v=oVQM_FYEp-s
https://www.youtube.com/watch?v=k3Z6BK29j2E
https://www.youtube.com/watch?v=V8LCGhyg4Sk
@Taksuntec
بررسی ویدیویی برد 249 دلاری Jetson Orin Nano Super از شرکت انویدیا .
گزینه های مختلفی برای استفاده از هوش مصنوعی و بینایی کامپیوتر به صورت امبدد وجود دارد که یکی از آن ها بردهای سری جتسون شرکت انویدیا می باشد.
برای تست مدل yolo8 و مدل زبانی llama3.2 برای آن تهیه شده است.
https://www.youtube.com/watch?v=QHBr8hekCzg
https://www.linkedin.com/posts/nvidiarobotics_nvidia-unveils-its-most-affordable-generative-ugcPost-7274794497526439936-Pael?utm_source=share&utm_medium=member_desktop
@Taksuntec
ویدیوی جالب و آموزشی از مهندسی معکوس کردن یک برد FPGA نامشخص و قابل خرید از ebay.
این برد یک رابط PCI-e و RS485 ساخته شرکت ibm است که بر روی آن، یک fpga cyclone IV وجود دارد.
This Video shows how to Reverse Engineer a unknown FPGA Board.
This board has Intel Cyclone IV FPGA with PCIe and RS485 and RS232 Ports:
https://www.youtube.com/watch?v=8liWiCM8JM4
@Taksuntec
ویدیوی چالش سه طراح PCB برای یک برد ESP32 در 90 دقیقه با نرم افزارهای مختلف :
فایل پروژه این طراحی ها در قسمت توضیحات ویدیو آمده است.
بتل های دیگری هم در کانال این ویدیو موجود است.
https://www.youtube.com/watch?v=dN-7tW6a1g4
@Taksuntec
آگهی استخدام
شرکت توان ره صنعت، جهت تکمیل واحد تحقیق و توسعه خود در بخش الکترونیک دیجیتال و الکترونیک قدرت از افراد توانمند دعوت به همکاری می نماید.
1) کارشناس الکترونیک دیجیتال، سخت افزار
مدرک تحصیلی: کارشناسی و کارشناسی ارشد
رشته های مهندسی برق، سخت افزار، الکترونیک
تجربه: سه سال سابقه کار
✅شرایط همکاری:
1) آشنایی با ارتباطات RS232،RS485 و Ethernet
2) آشنایی با پروتکل های Modbus، TCP/IP، DNP3
3) تسلط بر طراحی برد با نرم افزار Altium Designer
4) تجربه قبلی در کد نویسی میکروکنترلر
5) تسلط کافی به زبان انگلیسی
6) تجربه طراحی GUI کامپیوتری امتیاز محسوب میشود.
2) کارشناس الکترونیک قدرت
✅شرایط همکاری :
1) فارغ التحصیلان دانشگاههای برتر کشور
2) آشنایی با طراحی PCB با نرم افزار Altium Designer
3) آشنایی با شبیه سازی مدارات الکترونیک قدرت در نرمافزار های Simulink, PSIM
4) آشنایی با اصول کلی اینورترهای سه فاز خورشیدی
5) آشنایی با اصول کلی مدارات DC-DC ایزوله و غیر ایزوله (Flyback, Boost, Buck)
6) تسلط کافی به زیان انگلیسی
7) آشنایی با کد نویسی DSP امتیاز محسوب میشود
آدرس شرکت : تهران، محدوده میدان آرژانتین (مترو میرزای شیرازی - خط3)
تلفن: 02188504490
رزومه به این ایمیل ارسال شود:
HR1@trselectrical.com
یه مقاله برای پیاده سازی TDC فکر کنم کد همین مقاله تو گیتهاب هم بود که TDC با تاخیر 1.8ps میسازه
https://liu.diva-portal.org/smash/get/diva2:1498797/FULLTEXT01.pdf
سلام و وقت بخیر
ورکشاپ هفته پیش BLT با عنوان Advanced Debugging
امیدوارم مفید باشه
مثال و آموزش ویدویی پیاده سازی کلاسیفیکیشن داده های دیتاست MNIST از پایتورچ به Altera FPGA :
https://www.youtube.com/watch?v=pIbnfixFVj0
@Taksuntec
آموزش ویدویی دیبانسینگ پوش باتن با استفاده از وریلاگ برای پردازنده های FPGA :
لینک ویدیو :
https://www.youtube.com/watch?v=S77-oBVZOaw&t=390s
@Taksuntec
https://downloadly.ir/elearning/video-tutorials/make-10-advanced-pro-gui-applications-in-c-qt6/
Читать полностью…نکات جالبی از لایسنس زایلینکس در مورد استفاده از محصولات زایلینکس در کاربردهای حساس
مرجع
این متن در داکیومنت های مرتبط با functional safety آمده است و در سایت زایلینکس قابل دانلود می باشد.
@taksuntec
وبینار ضبط شدهی امروز آدام تیلور
AMD Vivado™ Design Suite Essentials: Key Techniques for Superior RTL Development
https://www.adiuvoengineering.com/amd-vivado-design-suite-essentials
برد z-turn مدل 7010 (مدت کوتاهی استفاده شده)
قیمت: 7.5 میلیون تومان
زدترن (Z-turn) یک کامپیوتر تک بردی با قیمت مناسب و کارایی بالا است که توسط شرکت MYIR روانه بازار شده است. این برد مبتنی بر تراشههای خانواده زینک 7000 (Xilinx Zynq-7000) بوده که شامل یک پردازنده دو هسته ای کرتکس A9 و یک تراشه FPGA سری 7 زایلینکس هستند. برد Z-turn دارای یک حافظه رم با حجم 1 گیگابایت و حافظه فلش 16 مگابایتی است.
شماره تماس:
09129262145
یه پروژه دم دستی بستیم تا داده های خام شبکه رو توی FPGA ببینیم
@taksuntec
در این ویدیو آموزشی که سال گذشته بارگذاری شده است، اشاره شده است که ساختار کلی ALU هایی که برای عملیات #fixed-point ساخته میشود با ALU های اعداد Integer یکی است.
این موضوع شاید یکی از دلایل استفاده از int8 در سخت افزار های جدید هوش مصنوعی به جای fixed point است.